LVDS Serializer 2975Mbps Automotive 40-Pin WQFN EP T/R DS90UB927QSQX/NOPB
Mga katangian ng produkto
URI | PAGLALARAWAN |
Kategorya | Integrated Circuits (ICs) |
Mfr | Mga Instrumentong Texas |
Serye | Automotive, AEC-Q100 |
Package | Tape at Reel (TR) Cut Tape (CT) Digi-Reel® |
SPQ | 2500T&R |
Katayuan ng Produkto | Aktibo |
Function | Serializer |
Rate ng Data | 2.975Gbps |
InputUri | FPD-Link, LVDS |
Uri ng Output | FPD-Link III, LVDS |
Bilang ng mga Output | 13 |
Bilang ng mga Output | 1 |
Boltahe - Supply | 3V ~ 3.6V |
Operating Temperatura | -40°C ~ 105°C (TA) |
Uri ng Pag-mount | Ibabaw na Mount |
Package / Case | 40-WFQFN Exposed Pad |
Package ng Supplier ng Device | 40-WQFN (6x6) |
Batayang Numero ng Produkto | DS90UB927 |
1.
Sa pamamagitan ng pagsusuri sa i2c waveform ng alipin, makakahanap ka rin ng isang napaka-kagiliw-giliw na kababalaghan, kapag nagbabasa ng data ng rehistro, ang alipin ay unang maglalabas ng waveform nito para sa pre-read, halimbawa, upang basahin ang nakarehistrong address 0x00 data, makikita mo sa waveform pagkatapos na ibigay ng master ang write register address na 0x00, pagkatapos ay ilalabas ang slave address para sa pagbabasa (R/W = (R/W = 1), ang isang alipin ay maglalabas ng 8 SCL waveform para sa pre-read kaagad pagkatapos ng waveform ay inisyu, at ang 8 orasan na ito ay hindi tumutugma sa master side na ibibigay ng master mamaya, kaya ang alipin ay katumbas ng isyu muna.
Ang disenyo ng lugar na ito ay napakatalino dahil ang i2c protocol ay nagsasaad na ang i2c stretch ay maaari lamang mangyari sa ika-siyam na bit, iyon ay, ang ACK bit.ang waveform ay hindi pinapayagan na mahila, at walang data na natanggap mula sa alipin sa puntong ito, kaya may problema.
Ang diskarte ng TI ay, dahil mayroong isang write action sa harap, na sinusundan ng isang read slave address na ipinadala kaagad pagkatapos, malinaw na ang rehistradong address na babasahin ay ang nakasulat sa harap, kaya ang master ay magpapadala ng isang read slave address sa 9bit ACK pull habang nagpapadala ng walong SCL para sa pagrehistro ng read at write, at pagkatapos ay ilabas ang SCL, nakita ng master ang paglabas ng SCL pagkatapos na makita ng master na ang SCL ay inilabas at muling ipinapadala ang read data clock, kung saan ang data ay ibinalik sa CPU.
2.
Mga Karaniwang Tuntunin o Terminolohiya ng LVDS
1) Differential Pair: Tumutukoy sa LVDS signal transmission gamit ang dalawang output driver upang magmaneho ng dalawang linya ng transmission, ang isa ay nagdadala ng signal at ang isa ay nagdadala ng komplementaryong signal nito.Ang kinakailangang signal ay ang pagkakaiba sa boltahe sa dalawang linya ng paghahatid, na nagdadala ng impormasyon ng signal na ipapadala.
2) Signal pair: tumutukoy sa LVDS interface circuit kung saan ang output ng bawat data transmission channel o clock transmission channel ay dalawang signal (positibo at negatibong output)
3) Pinagmulan: Isang device na bumubuo ng koleksyon ng text, graphics, larawan, audio, at data ng video.
4) Receiver (Lababo): ang device na nagpoproseso at nagpapakita ng data.
5) FPD-LINK: Flat Panel Display Link, isang high-speed digital video interface specification batay sa LVDS standard na nilikha ng National Semiconductor noong 1996 (nakuha ng Texas Instruments TI noong 2011) upang suportahan ang paglipat ng data mula sa graphics controller patungo sa LCD panel.
6) GMSL: Gigabit Multimedia Serial Link, ang LVDS signal transmission protocol format na binuo ni Maxim batay sa LVDS standard.
7) Forward channel: Isang high-speed data transmission channel mula sa Serializer hanggang sa Deserializer.
8) Backchannel: Tinatawag ding Reverse channel, ay tumutukoy sa low-speed data transmission channel mula sa Deserializer hanggang sa Serializer.