order_bg

mga produkto

XC2C256-7TQG144C QFP144 xilinx chips 1.8V Dami ng input-output 118 FLASH PLD IC electronic

Maikling Paglalarawan:


Detalye ng Produkto

Mga Tag ng Produkto

Mga katangian ng produkto

URI PAGLALARAWAN

PUMILI

Kategorya Integrated Circuits (ICs)

Naka-embed

Mga CPLD (Mga Kumplikadong Programmable Logic Device)

 

 

 

Mfr AMD Xilinx

 

Serye CoolRunner II

 

Package Tray

 

Katayuan ng Produkto Aktibo

 

Uri ng Programmable Sa System Programmable

 

Oras ng Pagkaantala tpd(1) Max 6.7 ns

 

Supply ng Boltahe – Panloob 1.7V ~ 1.9V

 

Bilang ng Logic Elements/Blocks 16

 

Bilang ng Macrocells 256

 

Bilang ng Gates 6000

 

Bilang ng I/O 118

 

Operating Temperatura 0°C ~ 70°C (TA)

 

Uri ng Pag-mount Ibabaw na Mount

 

Package / Case 144-LQFP

 

Package ng Supplier ng Device 144-TQFP (20×20)

 

Batayang Numero ng Produkto XC2C256

 

Mag-ulat ng Error sa Impormasyon ng Produkto

Tingnan ang Katulad

Mga Dokumento at Media

URI NG RESOURCE LINK
Mga Datasheet XC2C256 Datasheet

CoolRunner-II CPLD Family

Impormasyong Pangkapaligiran Xiliinx RoHS Cert

Xilinx REACH211 Cert

Itinatampok na Produkto Mga CoolRunner™-II CPLD
Asembleya/Pinagmulan ng PCN Mult Dev LeadFrame Chg 29/Okt/2018
HTML Datasheet XC2C256 Datasheet

Environmental at Export Classifications

KATANGIAN PAGLALARAWAN
Katayuan ng RoHS Sumusunod sa ROHS3
Moisture Sensitivity Level (MSL) 3 (168 Oras)
Katayuan ng REACH REACH Hindi naaapektuhan
ECCN EAR99
HTSUS 8542.39.0001

 Ang isang kumplikadong programmable logic device (CPLD) ay isang logic device na may ganap na programmable AND/OR array at macrocells.Ang mga Macrocell ay ang pangunahing mga bloke ng gusali ng isang CPLD, na naglalaman ng mga kumplikadong operasyon ng lohika at lohika para sa pagpapatupad ng mga disjunctive na normal na mga expression ng anyo.AND/OR arrays ay ganap na reprogrammable at responsable para sa pagsasagawa ng iba't ibang logic function.Ang mga macrocell ay maaari ding tukuyin bilang mga functional block na responsable para sa pagsasagawa ng sequential o combinatorial logic.

 Ang isang kumplikadong programmable logic device ay isang makabagong produkto kumpara sa mga naunang logic device tulad ng programmable logic arrays (PLAs) at Programmable Array Logic (PAL).Ang mga naunang logic device ay hindi programmable, kaya ang logic ay binuo sa pamamagitan ng pagsasama-sama ng maramihang logic chips.Ang isang CPLD ay may kumplikado sa pagitan ng mga PAL at field-programmable gate arrays (FPGAs).Mayroon din itong mga tampok na arkitektura ng parehong mga PAL at FPGA.Ang pangunahing pagkakaiba sa arkitektura sa pagitan ng CPLD at FPGA ay ang mga FPGA ay nakabatay sa mga lookup table, samantalang ang mga CPLD ay nakabatay sa sea-of-gates.

Ang mga karaniwang tampok ng mga CPLD at FPGA ay pareho silang may malaking bilang ng mga gate at nababaluktot na mga probisyon para sa lohika.Samantalang ang mga karaniwang tampok sa pagitan ng mga CPLD at PAL ay kinabibilangan ng hindi pabagu-bagong memorya ng pagsasaayos.Ang mga CPLD ay nangunguna sa merkado ng mga programmable logic device, na mayroong maraming benepisyo tulad ng advanced programming, mababang gastos, pagiging hindi pabagu-bago at madaling gamitin.

 Akumplikadong programmable logic device(CPLD) ay isangprogrammable logic devicena may kumplikado sa pagitan ngMga PALatMga FPGA, at mga tampok na arkitektura ng pareho.Ang pangunahing bloke ng gusali ng CPLD ay amacrocell, na naglalaman ng pagpapatupad ng lohikadisjunctive normal na anyomga expression at mas espesyal na pagpapatakbo ng lohika.

Mga Tampok[i-edit]

Ang ilan sa mga tampok ng CPLD ay karaniwan saMga PAL:

  • Non-volatile na memorya ng pagsasaayos.Hindi tulad ng maraming FPGA, isang panlabas na pagsasaayosROMay hindi kinakailangan, at ang CPLD ay maaaring gumana kaagad sa system start-up.
  • Para sa maraming legacy na CPLD device, pinipigilan ng pagruruta ang karamihan sa mga logic block na magkaroon ng input at output signal na konektado sa mga external na pin, na binabawasan ang mga pagkakataon para sa panloob na storage ng estado at malalim na layered na logic.Karaniwang hindi ito isang kadahilanan para sa mas malalaking CPLD at mas bagong mga pamilya ng produkto ng CPLD.

Ang iba pang mga tampok ay karaniwan saMga FPGA:

  • Malaking bilang ng mga gate na magagamit.Ang mga CPLD ay karaniwang may katumbas na libo hanggang sampu-sampung libomga pintuan ng lohika, na nagpapahintulot sa pagpapatupad ng medyo kumplikadong mga device sa pagpoproseso ng data.Ang mga PAL ay karaniwang mayroong ilang daang katumbas ng gate sa karamihan, habang ang mga FPGA ay karaniwang mula sa sampu-sampung libo hanggang ilang milyon.
  • Ang ilang mga probisyon para sa lohika na mas nababaluktot kaysa sakabuuan ng produktoexpression, kabilang ang mga kumplikadong path ng feedback sa pagitan ng mga macro cell, at espesyal na lohika para sa pagpapatupad ng iba't ibang mga karaniwang ginagamit na function, tulad nginteger aritmetika.

Ang pinaka-kapansin-pansing pagkakaiba sa pagitan ng isang malaking CPLD at isang maliit na FPGA ay ang pagkakaroon ng on-chip non-volatile memory sa CPLD, na nagpapahintulot sa mga CPLD na magamit para sa "boot loader” function, bago ibigay ang kontrol sa ibang mga device na walang sariling permanenteng imbakan ng program.Ang isang magandang halimbawa ay kung saan ang isang CPLD ay ginagamit upang i-load ang configuration data para sa isang FPGA mula sa non-volatile memory.[1]

Mga Pagkakaiba[i-edit]

Ang mga CPLD ay isang ebolusyonaryong hakbang mula sa mas maliliit na device na nauna sa kanila,Mga PLA(unang ipinadala niSignetics), atMga PAL.Ang mga ito naman ay naunahan ngkaraniwang lohikamga produkto, na hindi nag-aalok ng programmability at ginamit upang bumuo ng mga function ng logic sa pamamagitan ng pisikal na pag-wire ng ilang karaniwang logic chips (o daan-daang mga ito) nang magkasama (karaniwan ay may mga wiring sa isang naka-print na circuit board o mga board, ngunit kung minsan, lalo na para sa prototyping, gamitbalutan ng alambremga kable).

Ang pangunahing pagkakaiba sa pagitan ng FPGA at CPLD na mga arkitektura ng aparato ay ang mga CPLD ay panloob na batay samaghanap ng mga talahanayan(LUTs) habang gumagamit ang mga FPGAmga bloke ng lohika.

 


  • Nakaraan:
  • Susunod:

  • Isulat ang iyong mensahe dito at ipadala ito sa amin