order_bg

mga produkto

XC6SLX9 XC6SLX16-2FTG256I bagong orihinal na integrated circuit ic chip na mga elektronikong bahagi One-stop service XC6SL XC6SLX16-2FTG256I

Maikling Paglalarawan:


Detalye ng Produkto

Mga Tag ng Produkto

Mga katangian ng produkto

 

URI PAGLALARAWAN

PUMILI

Kategorya Integrated Circuits (ICs)

Naka-embed

Mga FPGA (Field Programmable Gate Array)

 

 

 

Mfr AMD Xilinx

 

Serye Spartan®-6 LX

 

Package Tray

 

Katayuan ng Produkto Aktibo

 

Bilang ng mga LAB/CLB 1139

 

Bilang ng Logic Elements/Cell 14579

 

Kabuuang Mga Bit ng RAM 589824

 

Bilang ng I/O 186

 

Boltahe – Supply 1.14V ~ 1.26V

 

Uri ng Pag-mount Ibabaw na Mount

 

Operating Temperatura -40°C ~ 100°C (TJ)

 

Package / Case 256-LBGA

 

Package ng Supplier ng Device 256-FTBGA (17×17)

 

Batayang Numero ng Produkto XC6SLX16

 

Mag-ulat ng Error sa Impormasyon ng Produkto

Tingnan ang Katulad

Mga Dokumento at Media

URI NG RESOURCE LINK
Mga Datasheet Spartan-6 FPGA Datasheet

Pangkalahatang-ideya ng Pamilya ng Spartan-6

Spartan-6 FPGA Packaging, Mga Detalye ng Pinout

Mga Module ng Pagsasanay sa Produkto Pangkalahatang-ideya ng Pamilya S6
Impormasyong Pangkapaligiran Xilinx REACH211 Cert

Xiliinx RoHS Cert

Environmental at Export Classifications

KATANGIAN PAGLALARAWAN
Katayuan ng RoHS Sumusunod sa ROHS3
Moisture Sensitivity Level (MSL) 3 (168 Oras)
Katayuan ng REACH REACH Hindi naaapektuhan
ECCN EAR99
HTSUS 8542.39.0001

Field-programmable gate array

Afield-programmable gate array(FPGA) ay isangpinagsamang circuitidinisenyo upang i-configure ng isang customer o isang taga-disenyo pagkatapos ng pagmamanupaktura - kaya ang terminofield-programmable.Ang pagsasaayos ng FPGA ay karaniwang tinukoy gamit ang awika ng paglalarawan ng hardware(HDL), katulad ng ginamit para sa isangintegrated circuit na tukoy sa aplikasyon(ASIC).Mga diagram ng circuitay dating ginamit upang tukuyin ang configuration, ngunit ito ay lalong bihira dahil sa pagdating ngautomation ng elektronikong disenyomga kasangkapan.

Ang mga FPGA ay naglalaman ng isang hanay ngprogrammable mga bloke ng lohika, at isang hierarchy ng mga re-configure na interconnect na nagpapahintulot sa mga bloke na mai-wire nang magkasama.Maaaring i-configure ang mga bloke ng lohika upang maisagawa ang kumplikadokumbinasyon ng mga function, o kumilos bilang simplemga pintuan ng lohikagaya ngATatXOR.Sa karamihan ng mga FPGA, kasama rin ang mga bloke ng lohikamga elemento ng memorya, na maaaring simpletsinelaso mas kumpletong mga bloke ng memorya.[1]Maraming FPGA ang maaaring i-reprogram upang maipatupad ang ibamga function ng lohika, nagbibigay-daan sa kakayahang umangkopreconfigureable computingtulad ng isinagawa sasoftware sa kompyuter.

Ang mga FPGA ay may kahanga-hangang papel sanaka-embed na sistemapag-unlad dahil sa kanilang kakayahang simulan ang pag-develop ng software ng system nang sabay-sabay sa hardware, paganahin ang mga simulation ng pagganap ng system sa isang napakaagang yugto ng pag-unlad, at payagan ang iba't ibang pagsubok ng system at pag-ulit ng disenyo bago i-finalize ang arkitektura ng system.[2]

Kasaysayan[i-edit]

Ang industriya ng FPGA ay umusbong mula saprogrammable read-only memory(PROM) atprogrammable logic device(mga PLD).Ang mga PROM at PLD ay parehong may opsyon na ma-program sa mga batch sa isang pabrika o sa field (field-programmable).[3]

Alteraay itinatag noong 1983 at naghatid ng unang reprogrammable logic device ng industriya noong 1984 – ang EP300 – na nagtatampok ng quartz window sa package na nagpapahintulot sa mga user na magpaningning ng ultra-violet lamp sa die upang mabura angEPROMmga cell na may hawak ng configuration ng device.[4]

Xilinxgumawa ng unang mabubuhay sa komersyo na field-programmablehanay ng gatenoong 1985[3]– ang XC2064.[5]Ang XC2064 ay may mga programmable gate at programmable interconnects sa pagitan ng mga gate, ang simula ng isang bagong teknolohiya at market.[6]Ang XC2064 ay mayroong 64 na configurable logic blocks (CLBs), na may dalawang tatlong-inputmga talahanayan ng paghahanap(LUTs).[7]

Noong 1987, angNaval Surface Warfare Centerpinondohan ang isang eksperimento na iminungkahi ni Steve Casselman upang bumuo ng isang computer na magpapatupad ng 600,000 reprogrammable gate.Naging matagumpay si Casselman at ang isang patent na nauugnay sa sistema ay inisyu noong 1992.[3]

Ang Altera at Xilinx ay nagpatuloy na walang kalaban-laban at mabilis na lumago mula 1985 hanggang kalagitnaan ng 1990s nang ang mga kakumpitensya ay umusbong, na nag-aalis ng malaking bahagi ng kanilang bahagi sa merkado.Noong 1993, si Actel (ngayonMicrosemi) ay nagsisilbi sa halos 18 porsiyento ng merkado.[6]

Ang 1990s ay isang panahon ng mabilis na paglago para sa mga FPGA, kapwa sa pagiging sopistikado ng circuit at sa dami ng produksyon.Noong unang bahagi ng 1990s, ang mga FPGA ay pangunahing ginagamit satelekomunikasyonatnetworking.Sa pagtatapos ng dekada, natagpuan ng mga FPGA ang kanilang paraan sa mga aplikasyon ng consumer, automotive, at pang-industriya.[8]

Sa pamamagitan ng 2013, Altera (31 porsiyento), Actel (10 porsiyento) at Xilinx (36 porsiyento) magkasama ay kumakatawan sa humigit-kumulang 77 porsiyento ng FPGA market.[9]

Ang mga kumpanyang tulad ng Microsoft ay nagsimulang gumamit ng mga FPGA upang mapabilis ang mataas na pagganap, computationally intensive system (tulad ngmga data centerna nagpapatakbo ng kanilangBing search engine), dahil sapagganap sa bawat wattbentahe ng mga FPGA na naghahatid.[10]Ang Microsoft ay nagsimulang gumamit ng mga FPGA upangpabilisinBing noong 2014, at noong 2018 ay nagsimulang mag-deploy ng mga FPGA sa iba pang mga workload ng data center para sa kanilangAzure Cloud computingplatform.[11]

Ang mga sumusunod na timeline ay nagpapahiwatig ng pag-unlad sa iba't ibang aspeto ng disenyo ng FPGA:

Gates

  • 1987: 9,000 gate, Xilinx[6]
  • 1992: 600,000, Naval Surface Warfare Department[3]
  • Maagang 2000s: milyon-milyon[8]
  • 2013: 50 milyon, Xilinx[12]

Laki ng market

  • 1985: Unang komersyal na FPGA : Xilinx XC2064[5][6]
  • 1987: $14 milyon[6]
  • c.1993: >$385 milyon[6][nabigong pag-verify]
  • 2005: $1.9 bilyon[13]
  • Mga pagtatantya noong 2010: $2.75 bilyon[13]
  • 2013: $5.4 bilyon[14]
  • 2020 pagtatantya: $9.8 bilyon[14]

Nagsisimula ang disenyo

Apagsisimula ng disenyoay isang bagong pasadyang disenyo para sa pagpapatupad sa isang FPGA.

Disenyo[i-edit]

Ang mga kontemporaryong FPGA ay may malaking mapagkukunan ngmga pintuan ng lohikaat RAM blocks para ipatupad ang mga kumplikadong digital computations.Dahil ang mga disenyo ng FPGA ay gumagamit ng napakabilis na mga rate ng I/O at bidirectional na datamga bus, nagiging hamon na i-verify ang tamang timing ng valid na data sa loob ng setup time at hold time.

Pagpaplano ng sahignagbibigay-daan sa paglalaan ng mapagkukunan sa loob ng mga FPGA upang matugunan ang mga hadlang sa oras na ito.Ang mga FPGA ay maaaring gamitin upang ipatupad ang anumang lohikal na function na ang isangASICmaaaring gumanap.Ang kakayahang i-update ang pag-andar pagkatapos ng pagpapadala,bahagyang muling pagsasaayosng isang bahagi ng disenyo[17]at ang mababang hindi umuulit na mga gastos sa engineering na nauugnay sa isang disenyo ng ASIC (sa kabila ng pangkalahatang mas mataas na halaga ng yunit), ay nag-aalok ng mga pakinabang para sa maraming mga aplikasyon.[1]

Ang ilang mga FPGA ay may mga analog na tampok bilang karagdagan sa mga digital na function.Ang pinakakaraniwang tampok na analog ay isang programmableslew ratesa bawat output pin, na nagpapahintulot sa engineer na magtakda ng mga mababang rate sa mga pin na hindi gaanong na-load na kung hindi mansingsingomag-asawahindi katanggap-tanggap, at magtakda ng mas mataas na mga rate sa mabigat na load na mga pin sa mga high-speed na channel na kung hindi man ay tatakbo nang masyadong mabagal.[18][19]Karaniwan din ang quartz-mga kristal na oscillator, on-chip resistance-capacitance oscillators, atphase-locked na mga loopmay naka-embedmga oscillator na kinokontrol ng boltaheginagamit para sa pagbuo at pamamahala ng orasan pati na rin para sa high-speed serializer-deserializer (SERDES) na nagpapadala ng mga orasan at pagbawi ng orasan ng receiver.Medyo karaniwan ang pagkakaibamga kumparesa mga pin ng input na idinisenyo upang ikonektadifferential signalingmga channel.Kunti lang "magkahalong signalAng mga FPGA" ay may pinagsamang peripheralanalog-to-digital converter(ADCs) atmga digital-to-analog converter(DACs) na may analog signal conditioning blocks na nagpapahintulot sa kanila na gumana bilang asystem-on-a-chip(SoC).[20]Ang mga naturang device ay lumalabo ang linya sa pagitan ng isang FPGA, na nagdadala ng mga digital at mga zero sa panloob na programmable interconnect na tela nito, atfield-programmable analog array(FPAA), na nagdadala ng mga analog na halaga sa internal programmable interconnect fabric nito.


  • Nakaraan:
  • Susunod:

  • Isulat ang iyong mensahe dito at ipadala ito sa amin